【請求項1】
表示領域と、第1の機能層と、第2の機能層と、第1の接続部と、端子と、を有し、
前記表示領域は、画素を有し、
前記画素は、表示素子と、画素回路と、を有し、
前記第1の機能層は、前記画素回路と、走査線と、信号線と、補助信号線と、第2の接続部と、を含み、
前記表示素子は、前記画素回路と電気的に接続され、
前記画素回路は、前記走査線と電気的に接続され、
前記信号線は、前記画素回路と電気的に接続され、
前記第2の機能層は、前記第1の機能層と重なる領域を有し、
前記第2の機能層は、駆動回路と、第1の配線と、を含み、
前記駆動回路は、前記表示素子との間に前記画素回路を挟むように設けられ、
前記第1の配線は、前記第1の接続部において、前記走査線と電気的に接続され、
前記第1の配線は、前記駆動回路と電気的に接続され、
前記信号線は、前記第2の接続部において、前記補助信号線と電気的に接続され、
前記補助信号線は、他の信号線と交差する領域を有し、
前記補助信号線は、前記端子と電気的に接続される、表示パネル。
【請求項2】
請求項1において、
前記第1の配線は、前記信号線と交差する領域を有する、表示パネル。
【請求項3】
請求項1または請求項2において、
前記画素回路は、スイッチと、トランジスタと、容量素子と、を有し、
前記トランジスタのソースまたはドレインの一方は、前記表示素子と電気的に接続され、
前記トランジスタのソースまたはドレインの他方は、第2の配線と電気的に接続され、
前記第2の配線は、前記補助信号線と交差する領域を有する、表示パネル。